
在LLC諧振半橋電路中采用同步整流技術,有圖
這是我在一ZVS軟開關半橋電路中加入同步整流做成的電路原理圖.請各位高人給評估一下,這個電路有什么優缺點?

全部回復(487)
正序查看
倒序查看
@jacki_wang
如果duty選擇比較小(輸出保持時間考慮),則死去時間內電流會流經bodydiode,影響效率,若把duty在0.5,則無法滿足輸出保持時間的需求.因為電路特性的關係,整流的MOS會在Ton和Toff都會導通,共態導通問題應該無法避免.建議還是在原有的線路上先搭個面包板看看效果再從新布板.
有一些疑問:這個IC有一個很小的相對固定的死區時間,在輸出負載加重時,開關頻率會降低,從而保證輸出的穩定.您所說的的整流的MOS會出現共態導通,是什么原因呢,能不能再詳細一點呢?
關于這個IC(TEA1610),飛利浦有一個DEMO板,在90--264V輸入,不用PFC,都能保證50%的占空比和穩定的輸出
關于這個IC(TEA1610),飛利浦有一個DEMO板,在90--264V輸入,不用PFC,都能保證50%的占空比和穩定的輸出
0
回復